发 帖  
原厂入驻New
申请华秋企业认证 多层板首单免费打样!
30s提交资料,10分钟通过审核(免费赔付+顺丰包邮)>>立即报名
[讨论] 【高手问答】layout leader工程师任工谈PCB设计
2019-11-26 17:42:08  5353 Layout PCB 电路 BUCK电路
分享
编者导读:
本期我们邀请了PCB设计版主任工karen1212 ,来解答大家在PCB设计上遇到的问题,活动时间是11月26日—12月13日。

高手简 介:
任工,多年工程实战经验,现任硬件工程师从业layout多年,设计的产品和项目件数有很多, 总体可归类如下:           
1. 基带板 :5w+pin,内含3x CPU,1xFPGA,多个高速芯片时钟分频,多个ddr4
2.PC主板:x86,  KBL_Y主芯片                                                                           
2. 开关电源模块设计: Buck, Boost, Buck-Boost.                  

      
若有相关PCB设计、电路原理等相关问题,你都可以在本帖下面,跟帖+并[/url][url=http://www.yiyuncy.com/hbbs/user/2756177/]@karen1212

说不定你的问题在下个楼层或是下一页的楼层会有一个指引方向给你,或者是问题被解决了。
Elecfans高手问答,根据主题,回帖提问,解答你的疑惑。
—————————————————————————————————————

问答奖励规则:
1、在论坛帖子中回帖,参与互动(要有价值的提问,刷评论除外),将获得5个积分;
2、关注任工, 并转发分享本帖到朋友圈,截图发布在评论下方,将获得电子发烧友社群VIP入群资格
—————————————————————————————————————
社区高手招募
不限专业领域、不限技术方向,只要你是一个有活力并乐于分享的开发者,只要你愿意把自己的经验收获分享给大家,帮助众多从业者共同学习、共同进步,我们就欢迎你来做客社区高手问答。
联系方式:liuyong@elecfans.com
。快来联系编者吧!
———————————————————————————————————————

往期回顾
【高手问答】第15期——和专家一起探讨:开发cyclone系列FPGA时遇到的事儿
2
2019-11-26 17:42:08   2 评论 分享淘帖 举报
2 条评论
19 个讨论
@karen1212 欢迎任工,多多指教
@ARMLIUNX @kaifa05 @lwh1 @lm12041204a @野火_刘火良 @15811833090 版主大大们,可以来相互交流哈
2019-11-26 17:53:23 1 评论

举报

1 条评论
pads layout报错,请大神帮忙看看什么问题?@karen1212
在TOP层和bottom层铜箔上面多添加了solder mask top和solder mask bottom层铜箔,添加了过孔,就报出很多连接性错误,不知道是原因



2019-11-26 18:05:09 1 评论

举报

1 条评论
  • karen1212 2019-11-26 18:07

    首先不好意思,我未声明,我使用的软件是allegro,pads解答不了,不好意思

想问下这个电路是怎么样驱动的?能给看看吗

2019-11-26 18:13:11 1 评论

举报

1 条评论
  • karen1212 2019-11-27 11:14

    首先你COAX输入的高低电平信号,也可能受干扰的信号电压会有 变动,但是你用gpio口来读取高低电平,高低电平都是有电压范围的,如果你使用逆变触发器,你使用了两次,那就可以输入一个高电平,就GPIO能够读取一个稳定的高电平(VCC),我所知道的作用就是这个,至于其他你在研究研究;

任工我问一下,我这里有射频输出线,频率在1MHz,走线的时候顶层和底层重合,线宽走到1mm,板厚为0.2mm,这样走有问题吗?
2019-11-26 19:18:38 4 评论

举报

4 条评论
未接触过楼主所用的设计软件 围观一下
2019-11-26 21:59:47 评论

举报

围观一下,学习学习
2019-11-27 11:10:27 评论

举报

本帖最后由 karen1212 于 2019-11-27 11:26 编辑

请问任工pcb走线信号线和电源线的颜色不同是怎么设置的, 有的板子在同一层 但是走线和焊盘颜色分信号线和电源线:


2.png (82.58 KB, 下载次数: 4)

2.png

1.png (79.98 KB, 下载次数: 4)

1.png
2019-11-27 11:15:18 1 评论

举报

1 条评论

PADS LAYOUT验证出问题如何解决问题?铺铜后,验证时老是随机出来几个GND出错,解释说是填充边框的问题。改设计规则距离也没有整好这个问题,故向任工求助。



求教pads铜箔无法与圆形焊盘无法连接问题

画了个铜箔与VCC网络连接,已经分配网络,但是就是有一个圆形焊盘无法连接上,选择斜交,正交,都无法连接到热焊盘,但是过孔全覆盖,就可以不知道什么原因!请教任工看看!@karen1212


2019-11-27 14:17:04 1 评论

举报

1 条评论
PADS9.5导入封装库,全是no decal,请问我该怎么解决,在线等
2019-11-27 14:28:44 评论

举报

使用allegro设计四层板,出现电源层和地层没有任何走线,设置空的层叠目的?
2019-11-27 14:30:14 1 评论

举报

1 条评论
本帖最后由 karen1212 于 2019-11-28 17:53 编辑

有一个问题,在原理图画好后需要输入元件的footprint,一些基本元件的封装是软件自带的库里就有的,比如电阻电容,那么如果我需要0805封装的电阻,怎么知道这个封装在软件自带的库里是什么名字?还有像钽电容A-3216封装对应的又是什么名字?哪些元件的封装需要自己画?
这个得自己好好摸索软件,通用的器件可以用库自带的,其他很少见,或者没有的肯定的画,再一个看你们公司库完不完整咯;


3.png (47.9 KB, 下载次数: 4)

3.png
2019-11-28 13:50:42 评论

举报

allegro倒gerber报错,导gerber提示如图错误,请教下怎么解决这个错误,修改焊盘依然提示这个错误。

2019-11-28 13:52:23 1 评论

举报

1 条评论
文件不方便上传的,公司有要求,这个能看出什么问题吗
2019-11-29 10:29:30 评论

举报

请问任工,Allegro布局时怎么两个封装需要叠加一起怎么处理?
2019-11-29 10:30:13 1 评论

举报

1 条评论
allegro 删除死铜后,原来有死铜的位置怎么再重新铺铜
2019-11-29 10:32:36 1 评论

举报

1 条评论
任工,麻烦请教一下,为什么我这网络表导入PCB出现报错,W- (SPMHGE-269): netrev had warnings, use Viewlog to review the log file.折腾了好久不能解决,查询了很多相似问题,都无法解决,请指导!

原图DRC检查.jpg (96.14 KB, 下载次数: 11)

原图DRC检查.jpg

PCB网络表导入报错.jpg (129.83 KB, 下载次数: 10)

PCB网络表导入报错.jpg
2019-11-29 11:00:00 2 评论

举报

2 条评论
请问candence中的spice模型可以修改器件最基本的物理方程吗?然后提取参数想基于candence model editor进行氮化镓器件的建模,有可能实现吗?求教ICCAP软件呢?
1 条评论
请问任工,敷铜时最终尺寸和已经鼠标绘制的尺寸不一致是什么原因?
1 条评论

撰写讨论

你正在撰写讨论

如果你是对讨论或其他讨论精选点评或询问,请使用“评论”功能。

高级模式
您需要登录后才可以回帖 登录 | 注册

发讨论
关闭

站长推荐 上一条 /10 下一条

快速回复 返回顶部 返回列表